欢迎访问学兔兔,学习、交流 分享 !

返回首页 |

21世纪高职高专电子信息类实用规划教材 可编程逻辑器件基础 董海青 主编 2012年版

收藏
  • 大小:40.24 MB
  • 语言:中文版
  • 格式: PDF文档
  • 阅读软件: Adobe Reader
资源简介
21世纪高职高专电子信息类实用规划教材 可编程逻辑器件基础
作者:董海青 主编
出版时间:2012年版
丛编项: 21世纪高职高专电子信息类实用规划教材
内容简介
  《21世纪高职高专电子信息类实用规划教材:可编程逻辑器件基础》主要包括器件、工具、语言、单元电路和实例五个部分。器件部分主要介绍了目前常用的可编程逻辑器件及其发展;工具部分主要介绍了仿真工具ModelSim、综合工具Xilinx ISE和开发板;语言部分详细介绍了Verilog HDL的基本语法、程序结构等;单元电路部分主要介绍了组合逻辑电路和时序逻辑电路的Verilog HDL设计和仿真验证;实例部分主要介绍了基于开发板的复杂数字系统的基本设计和验证。《21世纪高职高专电子信息类实用规划教材:可编程逻辑器件基础》可作为高职高专微电子技术、电子线路设计、通信技术等相关专业的教材用书,同时也可以作为从事FPGA设计的相关从业人员的参考用书。
目录
第1章 器件概述
1.1 PLD的发展
1.2 PLD的分类
1.2.1 低集成度PLD
1.2.2 高集成度PLD
1.3 常见PLD厂商及器件简介
1.3.1 常见厂商简介
1.3.2 Xilinx公司常用FPGA简介
1.3.3 Altera公司常用FPGA简介
本章小结
习题
第2章 开发工具
2.1 软件开发工具
2.1.1 EDA技术简介
2.1.2 仿真工具
2.1.3 综合工具
2.1.4 库编译
2.2 硬件开发工具
2.3 实训练习
2.3.1 ModelSim实训
2.3.2 ISE Design实训
2.3.3 Quartus Ⅱ实训
本章小结
习题
第3章 硬件描述语言
3.1 硬件描述语言概述
3.1.1 HDL的发展
3.1.2 HDL的应用
3.1.3 Verilog HDL的优点
3.1.4 Verilog设计流程
3.2 Verilog HDL基础语法
3.2.1 Verilog HDL模块
3.2.2 Verilog HDL数据和语法规则
3.2.3 Verilog HDL运算符
3.2.4 Verilog HDL的赋值语句和块语句
3.2.5 Verilog HDL的条件语句和循环语句
3.2.6 Verilog HDL的结构说明语句
3.2.7 Verilog HDL的编译预处理
本章小结
习题
第4章 数字逻辑设计
4.1 单元电路设计
4.1.1 组合逻辑设计
4.1.2 时序逻辑设计
4.2 复杂电路设计
4.3 有限状态机
4.3.1 有限状态机的特点
4.3.2 状态机编码
4.3.3 有限状态机的设计步骤
4.3.4 Moore型状态机设计
本章小结
习题
第5章 基于开发板的FPGA设计
5.1 FPGA数字系统设计
5.1.1 实训项目之LED循环流水灯
5.1.2 实训项目之十进制计数器
5.1.3 实训项目之百进制计数器
5.2 FPGA嵌入式设计
5.2.1 Xilinx FPGA嵌入式简介
5.2.2 MicroBlaze的构架及接口
5.2.3 基于MicroBlaze的嵌入式设计
本章小结
习题
附录
参考文献
下载地址