欢迎访问学兔兔,学习、交流 分享 !

返回首页 |
当前位置: 首页 > 书籍手册>电子信息 >深亚微米CMOS全数字频率合成器

深亚微米CMOS全数字频率合成器

收藏
  • 大小:41.83 MB
  • 语言:中文版
  • 格式: PDF文档
  • 类别:电子信息
推荐:升级会员 无限下载,节约时间成本!
关键词:频率   数字   合成器   微米   CMOS
资源简介
深亚微米CMOS全数字频率合成器
出版时间: 2017年版
内容简介
  介绍了锁相环与频率合成器电路的分析方法、电路结构、工作原理等相关知识,以及采用锁相环与频率合成器集成电路构成的锁相环(PLL)、压控振荡器(VCO)、前置分频器、直接数字频率合成器(DDS)和时钟发生器电路实例的主要技术性能、引脚端封装形式、内部结构、工作原理、电原理图、印制电路板图和元器件参数等内容,频率范围从零至几吉赫兹,其电原理图、印制电路板圈和元器件参数等可以直接在工程设计中应用,可供相关专业师生阅读,也可供工程技术人员参考
目录
第1章 概述
1.1 频率合成
1.2 频率合成器作为RF收发器整体的部分
1.3 移动通信的频率合成器
1.4 RF合成器实现

第2章 数控振荡器
2.1 深亚微米CMOS工艺中的变容二极管
2.2 振荡频率全数控
2.3 £C谐振腔振荡器
2.4 振荡器核心
2.5 开环窄带数字/频率转换
2.6 实现案例
2.7 DCO的时域数学模型
2.8 总结

第3章 归一化DCO
3.1 振荡器传递函数和增益
3.2 DCO增益评价
3.3 DCO增益归一化
3.4 同步优化DCO输入调谐字的重定时原理
3.5 DCO调谐输入的时间抖动
3.6 PVT的实现和获取DCO位
3.7 追踪DCO位的实现
3.8 时域模型
3.9 小结

第4章 全数字锁相环
4.1 相域运算
4.2 重组时钟
4.3 鉴相器
4.4 参考相位和可变相位的模运算
4.5 时间数字转换器
4.6 相对误差估计
4.7 使用DCO时钟进行参考频率重定时
4.8 环路增益因子
4.9 相域ADPLL结构
4.10 PLL频率响应
4.11 噪声和故障源
4.12 II型ADPLL
4.13 高阶ADPLL
4.14 ADPLL的非线性差分项
4.15 使用PLL预估DCO增益
4.16 PLL增益的换挡
4.17 沿跳变抖动方案(选项)
4.18 总结

第5章 基于全数字锁相环的发射机
5.1 DCO直接频率调制
5.2 即时DCO增益计算
5.3 GFSK脉冲整形
5.4 功率放大器
5.5 数字调幅
5.6 展望未来:极坐标发射机
5.7 总结

第6章 行为建模与仿真
6.1 仿真方法
6.2 数字模块
6.3 支持数字流处理
6.4 随机数发生器
6.5 DCO相位噪声时域建模
6.6 建模中的亚稳态触发器
6.7 仿真结果
6.8 总结

第7章 实现与实验结果
7.1 DSP及其RF的DRP接口
7.2 发射器核心实现
7.3 IC芯片
7.4 评估板
7.5 测量器件
7.6 GFSK发射器性能
7.7 合成器性能
7.8 合成器开关瞬态
7.9 DSP驱动调制
7.10 性能总结
7.11 总结
附录A
A.1 DCO切换引起的杂散
A.2 DCO调制引起的杂散
附录B
B.1 高斯脉冲整形滤波器
附录C
C.1 DCO LEVEL2
C.2 周期控制振荡器
C.3 战术触发器
C.4 TDC伪测温仪输出解码器
参考文献
下载地址