欢迎访问学兔兔,学习、交流 分享 !

返回首页 |

电子设计自动化 [胡正伟,谢志远,范寒柏] 2014年版

收藏
  • 大小:56.62 MB
  • 语言:中文版
  • 格式: PDF文档
  • 阅读软件: Adobe Reader
资源简介
电子设计自动化
作者:胡正伟,谢志远,范寒柏
出版时间:2014年版
内容简介
  本书围绕实现电子设计自动化技术的物理载体、设计输入、EDA工具三个基本要素介绍了半导体存储器和可编程逻辑器件、硬件描述语言VHDL和QuartusII软件、Modelsim软件的使用。主要内容包括半导体存储器与可编程逻辑器件,数字系统, VHDL结构、 词法、基本描述语句等,组合逻辑电路和时序逻辑电路VHDL设计,VHDL测试平台,以及复杂系统的模块化设计等。本书最后一章给出了12个上机实验,以供读者进行实际设计、加深理论知识学习使用。
目录
前言
第1章 概述
1.1 电子设计自动化简介
1.2 硬件描述语言
1.3 HDL相关EDA软件简介
习题1
第2章 半导体存储器与可编程逻辑器件
2.1 半导体存储器
2.2 PLD简介
习题2
第3章 数字系统
3.1 数字系统概述
3.2 数字系统设计方法
3.3 数字系统的实现方式
3.4 基于PLD的数字系统设计流程
习题3
第4章 VHDL设计初步
4.1 1位半加器的VHDL设计
4.2 1位半加器的VHDL仿真
4.3 VHDL的特点
习题4
第5章 VHDL结构
5.1 实体(ENTITY)
5.2 构造体(ARCHITECTURE)
5.3 库(LIBRARY)
5.4 包集合(PACKAGE)
5.5 配置
习题5
第6章 VHDL词法
6.1 VHDL基本常识
6.2 VHDL标示符
6.3 VHDL数据类型
6.4 VHDL数据对象
6.5 VHDL运算符
习题6
第7章 VHDL基本描述语句
7.1 顺序描述语句
7.2 并发描述语句
7.3 顺并描述语句
7.4 并发描述语句的多驱动问题
7.5 属性描述语句
习题7
第8章 组合逻辑电路VHDL设计
8.1 基本逻辑门电路
8.2 编码器
8.3 译码器
8.4 数据选择器
8.5 数据比较器
8.6 算术运算电路
习题8
第9章 时序逻辑电路VHDL设计
9.1 时钟信号及复位方式
9.2 基本触发器
9.3 寄存器
9.4 计数器
9.5 分频器
9.6 存储器
9.7 有限状态机
习题9
第10章 VHDL测试平台
10.1 概述
10.2 代码生成激励信号的测试平台
10.3 TEXTIO生成激励信号的测试平台
习题10
第11章 复杂系统的模块化设计
11.1 模块化设计流程
11.2 24小时数字钟的模块化设计
习题11
第12章 上机实验
实验一 QuartusⅡ软件的使用
实验二 VHDL构造体的结构描述
实验三 子程序与包集合的使用
实验四 信号和局部变量的使用与区别
实验五 运算符的使用
实验六 顺序描述语句的使用
实验七 并发描述语句的使用
实验八 顺序描述语句与并发描述语句之间的转换
实验九 异步复位和同步复位
实验十 同步时序逻辑和异步时序逻辑
实验十一 状态机的使用
实验十二 Modelsim软件的使用
附录A QuartusII软件简明教程
附录B Modelsim软件简明教程
参考文献
下载地址