欢迎访问学兔兔,学习、交流 分享 !

返回首页 |

数字集成电路:电路、系统与设计(原书 英文版)第二版 2012年版

收藏
  • 大小:59.97 MB
  • 语言:中文版
  • 格式: PDF文档
  • 阅读软件: Adobe Reader
资源简介
数字集成电路:电路、系统与设计(原书 英文版)第二版
作者:(美)简·M.拉贝艾,(美)阿纳色·钱德卡桑,(美)博沃基·尼克里克 著
出版时间:2012年版
内容简介
  《数字集成电路:电路系统与设计(第2版英文版)》(作者拉贝艾、钱德卡桑、尼克里克)分三部分:基本单元、电路设计和系统设计。在对MOS器件和连线的特性做了简要介绍之后,深入分析了反相器,并逐步将这些知识延伸到组合逻辑电路、时序逻辑电路、控制器、运算电路及存储器这些复杂数字电路与系统的设计中。本书以0.25微米CMOS工艺的实际电路为例,讨论了深亚微米器件效应、电路最优化、互连线建模和优化、信号完整性、时序分析、时钟分配、高性能和低功耗设计、设计验证、芯片测试和可测性设计等主题,着重探讨了深亚微米数字集成电路设计面临的挑战和启示。本书内容已根据作者和中文版译者整理的勘误表进行了更正。《数字集成电路:电路系统与设计(第2版英文版)》可作为高等院校电子科学与技术、电子与信息工程、计算机科学与技术等专业高年级本科生和研究生有关数字集成电路设计方面课程的双语教学教材,也可作为从事这一领域的工程技术人员的参考书。
目  录
Part 1 The Fabrics
Chapter 1 Introduction
1.1 A Historical Pepective
1.2 Issues in Digital Integrated Circuit Design
1.3 Quality Metrics of a Digital Design
1.3.1 Cost of an Integrated Circuit
1.3.2 Functionality and Robustness
1.3.3 Performance
1.3.4 Power and Energy Coumption
1.4 Summary
1.5 To Probe Further
Reference Books
References
Chapter 2 The Manufacturing Process
Design Methodology Iert A IC LAYOUT
Chapter 3 The Devices
Design Methodology Iert B Circuit Simulation
Chapter 4 The Wire
Part 2 A Circuit Pepective
Charter 5 The CMOS Inverter
Chapter 6 Designing Combinational Logic Gates in CMOS
Design Methodology Iert C How to Simulate Complex Logic Circuits
Design Methodology Iert D Layout Techniques for Complex Gates
Chapter 7 Designing Sequential Logic Circuits
Part 3 A System Pepective
Chapter 8 Implementation Strategies for Digital ICS
Design Methodology Iert E Characterizing Logic and Sequential Cells
Design Methodology Iert F Design Synthesis
Chapter 9 Coping with Interconnect
Chapter 10 Timing Issues in Digital Circuits
Design Methodology Iert G Design Verification
Chapter 11 Designing Arithmetic Building Blocks
Chapter 12 Designing Memory and Array Structures
Design Methodology Iert H Validation and Test of Manufactured
Circuits
Problem Solutio
Index
下载地址